19.06.2014 НовостиНа конференции Gigaom Structure 2014 компания Intel объявила о создании настраиваемых процессоров Xeon, которые позволят пользователям оптимизировать чип в соответствие с вычислительной нагрузкой и тем самым повысить производительность серверов. Идея состоит в объединении в одном корпусе процессора Xeon E5 с программируемой микросхемой (FPGA) через шину Quick Path Interconnect таким образом, что микросхема получает прямой доступ в кэш Xeon’а и системную память. По словам Дианы Бриант, старшего вице-президента Intel, с помощью такого гибридного процессора пользователи смогут значительно ускорить работу своих ЦОДов, запрограммировав процессор на выполнение определенных ресурсоемких заданий, таких как компрессия и декомпрессия, алгоритмы поиска, машинного обучения, шифрования и т. д. В случае изменения характера вычислительной нагрузки чип можно перепрограммировать на другие задания. Диана Бриант объяснила этот шаг последними тенденциями в ИТ, связанными с ростом популярности программно-конфигурируемой инфраструктуры (SDI) и распределенных приложений с горизонтальным масштабированием. Растет скорость разработки и развертывания новых сервисов, и инфраструктура должна успевать за этими изменениями. Поэтому необходимо переходить от инфраструктуры со статичной конфигурацией к более динамичной, от ручной настройки к полной автоматизации и от фиксированного функционала к открытым стандартам. В связи с этими переменами меняется и бизнес производителей процессоров. Раньше Intel ...
читать далее.