24.03.1998 Новости, Промышленная автоматизация/САПРВсеволод Разевиг Проектировщики аналоговой высокочастотной аппаратуры и быстродействующих цифровых устройств сталкиваются с необходимостью более тщательной верификации проектов перед передачей технологической документации в производство. Паразитная распределенная емкость и индуктивность печатных проводников, взаимная индуктивность близлежащих проводников, несогласованность режимов и многие другие эффекты приводят к тому, что процесс проектирования становится итерационным. После испытаний пробного образца конструкции в нее вносятся многочисленные изменения. Так, на фирме Philips Semiconductor, выпускающей аналоговые высокочастотные интегральные схемы, выполняется до трех итераций.Для разрешения этих проблем можно использовать, например, такое дорогостоящее ПО, как программы Touchstone и Libra, входящие в состав системы Series IV фирмы HP-EEsof и предназначенные для моделирования высокочастотных устройств в микрополосковом исполнении. Меньшую стоимость имеют пакеты программ, в которых этапы схемотехнического моделирования и разработки топологии печатных плат или интегральных схем разделены. В них сначала проводится моделирование электронных схем без учета паразитных эффектов, присущих реальным топологиям, а затем после разработки конструкции оно повторяется с их учетом. Эта процедура носит название “анализ целостности сигналов” (Signal Integrity Analysis, SIA). Приведем краткий обзор наиболее известных программ анализа целостности сигналов. MicroSim PolarisВ ...
читать далее.