26.05.1998 Новости, Промышленная автоматизация/САПР В. Р. Московская фирма СКАН предлагает ряд новых средств проектирования электронных цифровых устройств на базе языков VHDL и Verilog, функционирующих на платформах Unix и Windows NT и разработанных корпорацией Mentor Graphics. К ним, в частности, относятся пакет анализа и генерации RTL-описания на уровне архитектуры системы Monet, пакет графического ввода и автоматизированной генерации VHDL/Verilog-кода Renoir, система моделирования на языках VHDL и Verilog ModelSim, пакеты синтеза Leonardo и Galileo.Помимо этого продается новый пакет StateCAD фирмы Visual Software Solutions, который предназначен для проектирования цифровых электронных систем на базе интегральных схем FPGA, CPLD и ASIC путем их описания с помощью диаграмм состояний, контроля ошибок, оптимизации по быстродействию/площади кристалла и автоматической генерации HDL-кода для последующего моделирования и синтеза логической схемы. Пакет обладает следующими основными характеристиками:- работа в среде Windows 95/NT;- встроенный графический редактор для создания диаграмм состояний, поддерживающий множество примитивов: логические уровни, переходы, автоматы Мили и Мура, сигналы синхронного и асинхронного сброса, мультиплексоры, регистры сдвига, счетчики, произвольная логика, диаграммы потоков данных и др.;- контроль ошибок диаграмм состояний: константные состояния, конфликтующие выходы, недетерминированные управляющие сигналы и др.;- оптимизация по быстродействию/площади с учетом конкретной программы синтеза и ...
читать далее.